Chemins de données robustes pour les systèmes de traitement du signal
Abstract:
Les circuits int´egr´es CMOS ont connu une ´evolution constante depuis quelques d´ecennies, mais l’arriv´ee aux dimensions nanom´etriques pose des probl`emes de plus en plus complexes. Parmi les probl`emes anticip´es, le rendement de fabrication et la fiabilit´e d’op´eration ont d´ej`a montr´e leurs effets et compliquent s´erieusement l’emploi des nouvelles technologies. Cette menace oblige`a un changement du flux traditionnel de projet des syst`emes int´egr´es, en consid´erant la fiabilit´e et le rendement comme des contraintes du circuit d`es le d´ebut du d´eveloppement. Dans cet article nous pr´esentons le d´ebut de l’´etude d’une architecture reconfigurable pour la mise en oeuvre des syst`emes de traitement du signal. Telle architecture utilisera la reconfigurabilit´e pour g´erer le probl`eme du rendement de fabrication et int´egrera des circuits auto-contrˆolables pour assurer la fiabilit´e.