dc.contributor.author |
Zimpeck, Alexandra Lackmann |
|
dc.contributor.author |
Meinhardt, Cristina |
|
dc.contributor.author |
Butzen, Paulo Francisco |
|
dc.date.accessioned |
2015-04-29T17:31:29Z |
|
dc.date.available |
2015-04-29T17:31:29Z |
|
dc.date.issued |
2014 |
|
dc.identifier.citation |
ZIMPECK, Alexandra Lackmann; MEINHARDT, Cristina; BUTZEN, Paulo Francisco. Análise do comportamento de portas lógicas CMOS com falhas stuck-on em nanotecnologias. Revista Junior de Iniciação Científica em Ciências Exatas e Engenharia, v. 1, n. 7, p. 1-10, 2014. Disponível em:<http://www.icceeg.c3.furg.br/index.php?Itemid=837&option=bloco_texto&id_site_componente=1241>. Acesso em: 08 abr. 2015. |
pt_BR |
dc.identifier.issn |
2236-0093 |
|
dc.identifier.uri |
http://repositorio.furg.br/handle/1/4810 |
|
dc.description.abstract |
Os avanços tecnológicos em circuitos integrados tem como foco principal a redução da dimensão dos transistores. No entanto, esta redução traz consequências indesejáveis, como o possível aumento no número de falhas. Neste contexto, este trabalho tem por objetivo analisar o comportamento de um tipo de falha permanente que ocorre em transistores MOS chamada de Stuck-On. Esta falha se caracteriza por manter um transistor sempre conduzindo, e sua principal característica para detecção é que o consumo de potência de um circuito tende a ser muito maior. Em nanotecnologias, a potência total sofre ainda com o aumento do consumo estático das novas tecnologias. Isso torna relevante avaliar o comportamento de portas lógicas em tecnologias nanométricas na presença de falhas Stuck-On. Para isso, foi adotado um conjunto de portas lógicas em tecnologia CMOS, injetando falhas únicas Stuck-On nos circuitos e
avaliando os efeitos da falha no consumo de potência. Além disso, este trabalho investiga o impacto de inserir técnicas de tolerância a falhas para que o circuito continue em funcionamento correto mesmo na presença de falhas. Foi adotada a técnica de TMR nas portas lógicas avaliadas, comprovando a tolerância a falhas individuais e demonstrando o impacto nas características de potência, desempenho e área. |
pt_BR |
dc.language.iso |
por |
pt_BR |
dc.rights |
open access |
pt_BR |
dc.subject |
Tecnologia CMOS |
pt_BR |
dc.subject |
Portas lógicas |
pt_BR |
dc.subject |
Stuck-on |
pt_BR |
dc.subject |
Tolerância a falhas |
pt_BR |
dc.title |
Análise do comportamento de portas lógicas CMOS com falhas stuck-on em nanotecnologias |
pt_BR |
dc.type |
article |
pt_BR |